چکیده
|
حلقه های قفل فاز (PLL) به طور گسترده در سیستم های مخابراتی مورد استفاده قرار می گیرند و از مهم ترین ویژگی های آنها می توان به مشخصات فرکانسی و زمان نشست اشاره نمود. در حلقه های قفل فاز, عوامل غیر خطی متعددی را می توان در نظر گرفت که یکی از آنها رفتار غیر خطی آشکارساز فاز می باشد. در واقع, حلقه های قفل فاز پمپ بار (CPPLL) به دلیل رفتار غیر خطی ایجادشده توسط پمپ بار, سیستم هایی غیر خطی اند. در یک پمپ بار ایده آل, جریان اعمالی ثابت است اما در عمل به علت اثرات غیر ایده آل ترانزیستور, ثابت نیست. در این مقاله با در نظر گرفتن اثر مدولاسیون طول کانال که ناشی از ولتاژ درین-سورس ترانزیستور ماسفت می باشد, مدل دقیق تری برای آشکارساز فاز در نظر گرفته شده است. با بررسی معادله دیفرانسیل غیر خطی حاکم بر سیستم و استفاده از تقریب پاسخ پله جهت تحلیل زمان گذرا, معادلات جدیدی برای زمان نشست و میزان بالازدگی به دست می آید. جهت بررسی اعتبار معادلات غیر خطی تعیین شده, شبیه سازی در سیمولینک متلب انجام شده است. همچنین برای ارزیابی بهتر روش پیشنهادی, عملکرد یک PLL که تحت تأثیر ولتاژ درین-سورس ترانزیستور است مورد شبیه سازی قرار گرفته و اثر پارامترهای مختلف حلقه از جمله مقاومت و جریان حلقه نیز بررسی شده است. نتایج نهایی, تطبیق مناسب بین روابط تحلیلی و نتایج شبیه سازی را نشان می دهد.
|